本書以介紹數(shù)字設計的基礎知識以及豐富案例為主要特色,并在第一版的基礎上進行了全面的修訂與更新,更加突出了數(shù)字設計相關技術的應用。本書內(nèi)容包括:計算機與數(shù)字系統(tǒng),數(shù)制系統(tǒng),邏輯電路與布爾代數(shù),組合邏輯電路分析與設計,時序邏輯電路簡介,同步時序邏輯電路分析與設計,異步時序邏輯電路分析與設計,可編程邏輯器件,數(shù)字系統(tǒng)設計。本
本書基于作者近二十年從事“信號完整性”理論研究和工程設計實踐的經(jīng)驗積累寫作而成,闡述從事高速數(shù)字電路設計所必需的“信號完整性”基礎理論和設計知識,包括相關的基本概念、問題成因、理解分析方法、設計應對措施、技術演進歷程等。本書運用盡可能淺近、直白、易懂的語言講解較為深奧、復雜的技術問題。沒有任何復雜、冗長的的數(shù)學推導過程
本書是基于OBE教育理念,按照電子信息類專業(yè)培養(yǎng)目標,采用反向設計的方法而編寫的。本書詳細介紹了數(shù)字邏輯電路的基礎理論和分析、設計方法,并把數(shù)字電路的VHDL語言描述結合其中,詳細介紹了數(shù)字電路系統(tǒng)的設計與仿真方法。此外,書中提供了大量采用Proteus和Quartus軟件進行設計的實驗項目和課程設計項目,以提高學生的
《數(shù)字電子技術基礎(第3版)/“十二五”普通高等教育本科國家級規(guī)劃教材》為“十二五”普通高等教育本科同家級規(guī)劃教材,是在2003年出版的《數(shù)字電子技術基礎》、2010年出版的《數(shù)字電子技術基礎》(第2版)(“十一五”“十二五”國家級規(guī)劃教材)的基礎上,參照“教育部高等學校電子電氣基礎課程教學指導分委員會”2011年頒布
本書是配合“數(shù)字電子技術”和“電子技術基礎”課程的基本教學要求而編寫的實驗仿真與課程設計教材。全書共5章:第1章為數(shù)字電路實驗基礎知識;第2章為Multisim14的基本界面與基本操作;第3章為數(shù)字電子技術實驗及Multisim14仿真;第4章為基于FPGA的數(shù)字電子技術實驗;第5章為數(shù)字電子技術課程設計。這些內(nèi)容既與
本書是一本系統(tǒng)介紹數(shù)字電路設計的優(yōu)秀教材,旨在教會讀者關于數(shù)字設計的基本概念和基本方法。全書共分10章,內(nèi)容涉及數(shù)字邏輯的基本理論,組合邏輯電路、時序邏輯電路、寄存器和計數(shù)器、存儲器與可編程邏輯器件,寄存器傳輸級設計、半導體和CMOS集成電路、標準IC和FPGA實驗、標準圖形符號、VerilogHDL、VHDL、Sys
本書分為三篇共12章。第一篇為數(shù)字電路基礎,分為2章,主要講述數(shù)字電路的基本概念、數(shù)制與編碼以及數(shù)字系統(tǒng)分析與設計的工具-邏輯代數(shù)。第二篇講述數(shù)字系統(tǒng)設計中常用的集成電路,分為7章,以原理為主線,以器件為目標,講述基本門電路、組合邏輯電路、時序邏輯電路以及存儲器、脈沖電路和A/D、D/A轉(zhuǎn)換器,并通過章內(nèi)的思考與練習和
本書共有8章,內(nèi)容包括邏輯代數(shù)基礎知識:數(shù)制與編碼、基本邏輯運算和組合邏輯運算、邏輯代數(shù)的公式、基本定律和規(guī)則,邏輯函數(shù)的代數(shù)化簡法和卡諾圖化簡法;基本邏輯門電路、集成邏輯門電路;組合邏輯電路的分析和設計、常用集成組合邏輯電路、組合邏輯電路的競爭與冒險;基本RS觸發(fā)器、同步觸發(fā)器、邊沿觸發(fā)器;時序邏輯電路的分析方法和設
本書是一本兼顧傳統(tǒng)設計方法和FPGA設計的數(shù)字電路課程實驗書。本書由基礎型、綜合型、設計型、拓展創(chuàng)新型四層次由淺入深,與理論課程緊密貼合的實驗項目組成。全書共分四部分,內(nèi)容包括:FPGA的實驗平臺軟硬件介紹;傳統(tǒng)實驗平臺實驗;基于FPGA平臺實驗——原理圖篇;基于FPGA平臺實驗——程序篇。本書結構合理,層次清楚,不僅
“數(shù)字電子技術”是電氣信息類、計算機類各專業(yè)必修的專業(yè)技術基礎課,它主要講述如何應用數(shù)字電路來設計數(shù)字系統(tǒng)的基本理論與方法。本書內(nèi)容共分9章和3個附錄,具體包括概述、邏輯門電路、組合邏輯電路、鎖存器和觸發(fā)器、時序邏輯電路、脈沖波形產(chǎn)生與整形電路、半導體存儲器、數(shù)模和模數(shù)轉(zhuǎn)換器、可編程邏輯器件。每章均有思考題和習題,大多